Análisis del tamaño del chip de la CPU AMD EPYC Venice «Zen 6C»: los CCD «Zen 6C» de 32 núcleos son casi el doble de grandes que los CCD Zen 5C, con dos chips IO de más de 375 mm².
- Masterbitz

- 13 ene
- 3 Min. de lectura
Se ha analizado la próxima generación de la CPU EPYC Venice de próxima generación basada en Zen 6C, que revela un gran aumento tanto en el recuento de núcleos como en el tamaño de la matriz.

AMD Va En Grande Con Su CPU EPYC Venice "Zen 6C" De Próxima Generación: El Doble De Núcleos Por CCD En 2nm, Dos IO Masivos Mueren
En el CES 2026, AMD presentó su CPU EPYC Venice de próxima generación basada en la nueva arquitectura central Zen 6. El chip cuenta con una actualización masiva en términos de recuentos de núcleos, rendimiento, eficiencia y es la primera CPU de centro de datos del mundo que cuenta con la tecnología de proceso de 2nm de TSMC.
Con la CPU EPYC Venice "Zen 6", AMD ahora está empaquetando 8 CCDs Zen 6C masivos y dos IOD, junto con chips más pequeños con controladores de gestión. La compañía ha prometido más del 70% de mejora de rendimiento y eficiencia con sus CPU EPYC Venice, con un aumento de > 30% en la densidad de hilos. El chip también vendrá en sabores estándar de 192 núcleos "Zen 6", con 16 CCD, cada uno con 12 núcleos Zen 6 y 768 MB de caché L3.

Aunque no es tan espeluznante como el MI455X, que es un chip de monstruo absoluto, el EPYC Venice sigue siendo una gran CPU, con hasta 256 núcleos. En el corazón de cada CPU AMD EPYC Venice se encuentra el Zen 6C CCD. Estos son chiplets de cálculo, que comprenden 32 núcleos "Zen 6C". Eso es una duplicación del recuento de núcleos frente al CCD Zen 5C con 16 núcleos por chiplet. Cada Zen 6C CCD también incluye 128 MB de caché L3 para un total de 1024 MB en todo el chip. El Zen 6 CCD estándar contará con 12 núcleos y 48 MB de caché L3 por chiplet.

En términos de tamaño de troquel, cada CCD Zen 6C en las CPU AMD EPYC Venice medirá alrededor de 155mm2, que es casi el doble de grande que los CCD Zen 5C, que miden alrededor de 85mm2. Los CCD Zen 6C se fabrican en la tecnología de proceso TSMC N2P, mientras que los CCD Zen 5C se fabricaron en la tecnología de proceso TSMC N3E. Para ser precisos, esto es un aumento del tamaño del 82.3% de la generación de tamaño de la matriz sobre la generación, pero con un caché mucho más grande, y el doble de los núcleos.

Las CPUs de AMD EPYC Venice también incluirán dos matrices IO masivas, que contarán con controladores de memoria, controladores PCIe y otras IP, incluidos aceleradores específicos de IA. Cada IOD de Venie se basa en la tecnología de proceso N6 de TSMC y mide alrededor de 375mm2. Las CPUs EPYC Turin de la generación anterior presentaban un solo dado IO que mide 426mm2 en la misma tecnología de proceso N6.
Comparación de AMD EPYC Venice vs Turin CCD:
Zen6c CCD: 32 núcleos = ~ 155 mm2
Zen5c CCD: 16 núcleos = ~85mm2 N3E
Comparación de AMD EPYC Venice vs Turin IOD:
Venecia IOD: ~375mm2 N6 x 2
IOD de Turín: ~426mm2 N6 x 1
Comparación de la CPU AMD EPYC Venice vs Turín:
EPYC 9006 "Venecia" Con Zen 6C: 256 Núcleos / 512 Hilos / Hasta 8 CCDs / 1024 MB L3
EPYC 9005 "Turín" Con Zen 5C: 192 Núcleos / 384 Hilos / Hasta 12 CCDs / 384 MB L3
EPYC 9006 "Venecia" Con Zen 5: 96 Núcleos / 192 Hilos / Hasta 8 CCD / 384 MB L3
EPYC 9005 "Turín" Con Zen 5: 96 Núcleos / 192 Hilos / Hasta 16 CCD / 384 MB L3
Con cada dado IO midiendo 375mm2, usted está mirando 750mm2 de espacio de matriz dedicado a solo IO. La adición de dos dados muestra que AMD va a actualizar las capacidades de IO de sus plataformas de centro de datos EPYC de próxima generación de una manera grande. En general, las CPU de AMD EPYC Venice van a ofrecer cantidades masivas de capacidades de computación y competirán contra las CPUs Diamond Rapids de Intel basadas en el nodo 18A. También se espera que estas papas fritas vengan en sabores de 256 y 192 núcleos.
Familias de CPU de AMD EPYC:










.png)



Comentarios