top of page
IG.png

Intel «Nova Lake» podría llegar sin compatibilidad con AVX10, APX y AMX

  • Foto del escritor: Masterbitz
    Masterbitz
  • 22 oct
  • 2 Min. de lectura

Intel todavía está finalizando sus especificaciones de la próxima generación de "Nova Lake". Sin embargo, la microarquitectura central se ha realizado, el El diseño de NPU está terminado y actualizado, y el conjunto de instrucciones está finalizado. Podría darse el caso de que estas CPU de consumo vuelvan a carecer de soporte para el conjunto de instrucciones AVX10, APX y AMX de Intel, diseñado para abarcar la aceleración de 512 bits y la rápida multiplicación vectorial/matriz para tareas como la creación de contenido, la codificación / decodificación, la IA y mucho más, que siguen siendo exclusivas de los procesadores Intel Xeon. De acuerdo con el último parche del compilador de GCC, el parche de habilitación inicial de Nova Lake no incluye AVX10, AMX o APX. Esto podría sugerir que el soporte para estas nuevas instrucciones x86 podría faltar en la CPU de próxima generación. Inicialmente, Intel decidió deshabilitar AVX-512 para las líneas de CPU orientadas al cliente "Alder Lake" y "Raptor Lake", lo que significa que solo las CPU Xeon de grado servidor obtuvieron las rutas de datos aceleradas de 512 bits.


ree

Este parche del GCC parece Contradicen los hallazgos de agosto, cuando Intel introdujo el soporte AVX10.2 para "futuros procesadores Intel Core" en la biblioteca de software oneDNN, probablemente dirigido a la serie Nova Lake. Tenemos que esperar a más información de otros parches de habilitación o confirmación directa de Intel con respecto a si AVX10, APX y AMX se incluirán en los SKU Nova Lake de 52 núcleos. Permitir una rápida aceleración vectorial y de matriz en 52 núcleos sería ideal tanto para consumidores, creadores de contenido, jugadores como para usuarios de estaciones de trabajo. En comparación, AMD introdujo soporte completo AVX-512 con sus núcleos "Zen 5" en toda su gama de productos, proporcionando un aumento de rendimiento en aplicaciones optimizadas tanto para CPU de escritorio como de servidor. Esto marcó la primera vez que AMD no emuló AVX de 512 bits, que anteriormente requería dividir datos de 512 bits en dos unidades de 256 bits para ser procesados a lo largo de dos ciclos.

 

El último parche indica que ahora se admiten las siguientes instrucciones:

CPU de Nova Lake con extensiones de 64 bits, MOVBE, MMX, SSE, SSE2, SSE3, SSE4.1, SSE4.2, POPCNT, AES, PREFETCHW, PCLMUL, RDRND, XSAVE, XSAVES, XSAVES, XSAVEOPT, FSGSBASE, PTWRITE, RPDID, SGX, GFNI-SSE, CLWB, MOVDIRI, MOVDIR6LB, WAITPKG, ADCX, AVX, AVX



Fuente: Phoronix

Comentarios


Aplus_MARS_2107_Eng(1).png
undefined - Imgur(1).jpg

Siguenos

  • Facebook
  • Twitter
  • YouTube
  • Instagram
gaming

© 2016 Derechos Reservados a MasterbitzReviewHN

bottom of page